公务员期刊网 精选范文 数字集成电路设计范文

数字集成电路设计精选(九篇)

前言:一篇好文章的诞生,需要你不断地搜集资料、整理思路,本站小编为你收集了丰富的数字集成电路设计主题范文,仅供参考,欢迎阅读并收藏。

数字集成电路设计

第1篇:数字集成电路设计范文

数字集成电路低功耗优化设计

随着科技的不断发展和进步,在集成电路领域当中,数字集成电路的增长速度飞快,在各种新技术的应用之下,集成电路系统的集成度和复杂度也有了很大的提升。对着移动设备、便携设备的广泛应用,使得数字集成电路面临着越来越严峻的功耗问题。因此,在数字集成电路的未来发展当中,低功耗优化设计已经成为一个主要的发展趋势,在数字集成电路的工艺制造、电路设计等方面,都发挥着巨大的作用。

一、低功耗优化设计的方法和技术

对于可移动、便携式的数字系统来说,功耗具有很大的作用。因此在设计数字电路的时候,应当分析其功耗问题。在设计数字集成电路的过程中,要对功耗、面积、性能等加以考虑。而在这些方面,存在着相互关联和约束的关系。因此,在对数字电路性能加以满足的前提下,对设计方案和技术进行选择,从而实现低功耗优化设计。具体来说,应当平衡性能、面积、功耗方面的关系,防止发生浪费的情况。对专用集成电路进行高效应用,对结构和算法进行优化,同时对工艺和器件进行改进。

二、数字集成电路的低功耗优化设计

1、门级

在数字集成电路的低功耗优化设计中,门级低功耗优化设计技术具有较为重要的作用,其中包含着很多不同的技术,例如路径平衡、时许调整、管脚置换、们尺寸优化、公因子提取、单元映射等。其中,单元映射是在设计电路中,在逻辑单元、门级网表之间,进行合理的布局布线。公因子提取法能够对逻辑深度进行降低、对电路翻转进行减小、对逻辑网络进行简化从而降低功耗。路径平衡则是针对不同路径的延迟时间,对其进行改变,从而降低功耗。

2、系统级

系统级低功耗优化设计当中,主要包括了软硬件划分、功耗管理、指令优化等技术。其中,软硬件划分主要是对硬件和软件在抽象描述的监督,对其电路逻辑功能加以实现,通过对方案的综合对比,选择低功耗优化设计方案。功耗管理是针对电路设计不同的工作模式,将空闲模块挂起,从而降低功耗。而指令优化则包含指令压缩、指令编码优化、指令集提取等,通过对读取速度、密度的提升,使功耗得到降低。

3、版图级

在版图级低功耗优化设计中,需要对互联、器件等同时进行优化,对着集成电路工艺的发展,器件尺寸的减小,功耗也就自然降低。同时由于具有更快的开关速度,因此可以根基不同情况,在电路设计中选择合适的器件进行优化。而对于系统来说,互联作为连接器件的导线,对于系统性能也有着很大的影响。在信号布线的过程中,可以增加关键、时钟、地、电源等信号以及高活动性信号的横截面,从而降低功耗和延时。

4、算法级

在算法级低功耗优化设计当中,需要对速度、面积、功耗等约束条件加以考虑,从而对电路体系编码、结构等进行优化。在通常情况下,为了提升电路质量、降低电路功耗,会采用提高速度、增加面积等方法来实现。算法级低功耗优化设计与门级、寄存器传输级不同,这两者都是对电路的基本结构首先进行确定,然后对电路结构再进行低功耗优化调整。在算法级低功耗优化设计当中,主要包括并行结构、流水线、总线编码、预计算等技术。

5、电路级

在电路级低功耗优化设计中,NMOS管阵列构成的PDN完成了逻辑功能,其中只需要少量额晶体管,具有较快的开关速度,同时由于具有较低的负载电容,不存在短路电流。在电源与第之间,没有电流通路,因此不会产生静态功耗,对于总体功耗的降低有着很大的帮助。同时,在应用的异步电路当中,在稳定状态时,输入信号才会翻转,从而避免了输入信号之间的竞争冒险,也避免了功耗浪费。

6、工艺级

在工艺级低功耗优化设计中,主要包括按比例缩小、封装等技术。随着技术的发展,系统拥有了更高的集成度,器件尺寸得以减小、电容得以降低,在芯片之间,通信量也有所下降,因此功耗也能够得到有效的控制。其中主要包括了互连线、晶体管的按比例缩小。芯片应当进行封装,充分与外界相隔离,从而避免外界杂质造成腐蚀,降低其电气性能。而在封装过程中,对于芯片功耗有着很大的影响。通过合理的进行封装,能够更好的进行散热,从而是功耗得到降低。

7、寄存器传输级

在设计数字集成电路的过程中,寄存器传输级是一种同步数字电路的抽象模型,根据存储器、寄存器、总线、组合逻辑装置等逻辑单元之间数字信号的流动所建立的。在当前的数字设计中,工作流程是寄存器传输级上的主要设计,根据寄存器传输级的描述,逻辑综合工具对低级别的电路描述进行构建。在寄存器传输级的低功耗优化设计当中,主要包括了门控时钟、存储器分块访问、操作数隔离、操作数变形、寄存器传输级代码优化等方法。

随着科技的不断发展,在当前社会中,越来越多的移动设备和便携设备出现在人们的生活中,因此,数字集成电路也正在得到更加广泛的应用。而在电路设计当中,功耗问题始终是一个较为重点的问题,因此,应当对数字集成电路进行低功耗优化设计,从而降低电路功耗,提升电路效率。

参考文献:

[1]桑红石,张志,袁雅婧,陈鹏.数字集成电路物理设计阶段的低功耗技术.微电子学与计算机,2011(04).

[2]邓芳明,何怡刚,张朝龙,冯伟,吴可汗.低功耗全数字电容式传感器接口电路设计.仪器仪表学报,2014(05).

第2篇:数字集成电路设计范文

关键词:工程需求;集成电路设计;实践;验证

中图分类号:G647 文献标志码:A 文章编号:1674-9324(2013)44-0089-02

集成电路设计是学科交叉特性显著的一个学科,且其发展日新月异,技术更新非常快,而其主要的更新点体现在工艺水平、设计思想和设计手段上。例如,在设计SOC等大规模集成电路时,设计者首先要全方位地把握系统的主体框架,另外还要注重各个环节中的细节,有效利用EDA软件来精确地实现设计并验证其正确性。目前大多数高校开设的集成电路设计课程融入了多媒体教学,但多媒体教学多局限于PPT课件教学,虽然在教学内容上与过去的板书教学相比得到了很大的扩充,但从教学体系上说对于工程化设计流程的介绍缺乏连贯性、完整性,各个知识点的介绍相对来说较为孤立,学生对所学知识的理解无法融会贯通,对工程化设计的理解停留在概念的层面上。目前课程安排中普遍采用理论教学为主,存在实践环节过少、实践环节不成完备体系等问题。学生工程实践能力不能得到有效提升,用人单位需要花大量的时间和人力对应届学生进行培训;学生容易产生挫折情绪,不能快速适应岗位需求。本教改通过对目前国内急需集成电路设计人才的现状的思考,对集成电路设计课程的教学进行改革,实施以工程需求为导向,以工程界典型数字集成电路设计和验证流程为主线的闭环式教学。在国家急需系统级集成电路设计实用型工程人才的指导思想下,在工科院校要培养能为社会所用工程人才的办学宗旨下,以开发学生潜力、提高学生自主学习积极性为目的,结合用人单位的用人需求,我院集成电路设计课程尝试闭环教育,即课程的章节设置参照工程界数字集成电路系统的典型设计流程,知识内容涵盖从设计到流片生产甚至测试的每一个环节,而每一个重要环节都有工程实验与之相对应,形成完备的闭环知识体系。本教改项目闭环教育可分为理论教育环节和实验教育环节。

一、理论教育环节

闭环教育中的理论教育以工程界大型数字集成电路设计的典型流程为教学切入点,然后以该流程为主线介绍各个阶段涉及的理论知识和可供使用的EDA软件,每次进入下一设计阶段的讲解前,都会重新链接至流程图,见图1所示。反复出现的设计流程图,一方面可以加深学生对设计流程的印象;另一方面针对当前内容在流程中出现的位置,突出当前设计阶段与系统设计的整体关联,加强学生对各个设计阶段的设计目的、设计方法、EDA软件中参数设定偏重点的理解。这种教育方法区别于传统的单纯的由点及面的教育方法,避免出现只见树木不见森林的情况,能够在注重细节的同时加强整体观念。

二、实践教育环节

实践教育环节主要是指与理论教育相配套结合的系列实验。针对每个设计阶段都安排相应的较为全面的实验,与该阶段的理论知识形成闭环。而且,所有的实验基本可按照从系统设计开始到流片、测试的完整设计流程串接起来。

图1 大型数字集成电路设计的典型流程

实验指导书撰写了前端设计内容,在数字集成电路系统初期的系统分析、功能模块划分、具体硬件语言描述编译阶段,加入以硬件语言描述、编译、仿真为偏重的上机实验,目的是学习良好的系统全局观,掌握过硬的代码编写能力,并将设计下载至FPGA中作为初步的硬件设计验证手段;撰写了后端设计内容,采用Cadence公司的自动布局布线器SE进行布局布线,介绍面向数字化集成电路的标准化单元概念及其相关工艺库文件的作用,着重讲授从网表到版图的转化过程以及需要注意的问题,如电源网络的合理布局、时钟网络的时序匹配及平衡扇出等方面的考虑。利用版图编辑器Virtuoso Layout进行版图验证,介绍标准单元版图与定制版图的区别、版图设计与工艺制程的关系,重点在于使学生在对版图建立感性认识的同时对IP保护有更深层次的理解。Verilog仿真器进行版图后仿真实验,强调版图寄生参数对系统功能、时序的影响,后仿真时序文件反标的含义;明确后仿真对于保证设计正确性的意义;培养认真负责的验证思想。

实践教育环节大致分为前端设计阶段、后端设计阶段、测试阶段。

1.前端设计阶段。在数字集成电路系统初期的系统分析、功能模块划分、具体硬件语言描述编译阶段,加入以硬件语言描述、编译、仿真为偏重的上机实验,目的是学习良好的系统全局观,掌握过硬的代码编写能力,并将设计下载至FPGA中作为初步的硬件设计验证手段。

2.后端设计阶段。针对数字集成电路的特点,安排面向MPW流片的实验,介绍将电路转化为高可靠性版图的主要步骤。该实验分三个阶段:①采用Cadence公司的自动布局布线器SE进行布局布线,介绍面向数字化集成电路的标准化单元概念及其相关工艺库文件的作用,着重讲授从网表到版图的转化过程以及需要注意的问题,如电源网络的合理布局、时钟网络的时序匹配及平衡扇出等方面的考虑;②版图编辑器Virtuoso Layout进行版图验证,介绍标准单元版图与定制版图的区别、版图设计与工艺制程的关系,重点在于使学生在对版图建立感性认识的同时对IP保护有更深层次的理解;③Verilog仿真器进行版图后仿真实验,强调版图寄生参数对系统功能和时序的影响、后仿真时序文件反标的含义,明确后仿真对于保证设计正确性的意义,培养认真负责的验证思想。

第3篇:数字集成电路设计范文

【关键词】数字 FPGA集成 电路验证

对于数字集成电路而言,其涉及到的工作都是比较复杂的,自身的功能也比较多样,为了在验证方面获得较高的提升,必须在验证指标、验证手段上进行优化。对于数字集成电路FPGA验证而言,其本身就是重要的组成部分,而在参数的验证和功能的分析方面,都表现出了一定的复杂特点,传统的模式无法满足现阶段的需求。所以,我们要针对数字集成电路FPGA验证的特点、目的、要求,完成各项工作的不断提升。在此,本文主要对数字集成电路FPGA验证展开讨论。

1 FPGA概述

在数字集成电路当中,FPGA所发挥的作用是非常积极的,现如今已经成为了不可或缺的重要组成部分。从应用的角度来分析,FPGA是一种现场编程门阵列,它主要是在可编程器基础上,进一步发展的产物。可编程器主要包括PAL、GAL、CPLD等等。FPGA在具体的应用过程中,具有较强的针对性,其主要是作为专用集成电路领域的服务,并且自身所代表的是一种半制定的电路。从客观的角度来分析,FPGA的出现和应用,不仅在很多方面解决了定制电路所表现出的不足,同时又在很大程度上克服了原有的问题,主要是克服了编程器件门电路数有限的缺点。由此可见,数字集成电路在应用FPGA以后,本身所获得的进步是非常突出的,并且在客观上和主观上,均创造了较大的效益,是非常值得肯定的。

2 FPGA器件介绍

随着数字集成电路的不断发展,FPGA的应用效果也越来越突出。目前,关于数字集成电路FPGA验证,业界内展开了大量的讨论。对于FPGA验证而言,需从客观实际出发。FPGA器件,是验证数字集成电路的主要工具,因此首先要在该方面做出足够的努力。在芯片流片之前,对数字集成电路的整体设计,开展有效的FPGA验证,能够针对数字集成电路的实际工作情况,进行深入的了解和分析;针对遇到的问题,可以采取有效的方案来解决,避免造成较大的损失。

相对而言,采用FPGA进行验证的过程中,硬件环境的标准是比较高的。首先,我们在验证工作之前,必须设计出相应的PCB板,完成相关系统的验证和构建。其次,在验证的过程中,必须充分考虑到成本的问题,与芯片的流片费用相比较,FPGA的验证成本较低,是主流的选择。第三,数字集成电路FPGA验证过程中,多数情况是由两个部分组成的,分别是FPGA和器件。器件主要包括开关、存储器、LED、转接头等等。

数字集成电路FPGA验证时,需针对不同的电路实施有效的验证。例如,在实际工作当中,如果是要验证EPA类型的芯片,必须对成本因素进行充分的考量。建议选择Spartan3 XC3S1500 FPGA进行验证处理。选择该类型的FPGA,原因在于,其芯片为150万门级,能够满足EPA的客观需求。同时,在FPGA的利用率方面,超过了90%,各方面均取得较好成果。

3 基于FPGA的验证环境

数字集成电路在目前的发展中,获得了社会上广泛的重视,并且在很多方面都表现出了较强的高端性。为了在FPGA验证方面取得更多的进展,必须针对验证环境进行深入的分析。本文认为,一个比较完整的验证方案,其在执行过程中,必须充分的考虑到芯片的实际工作环境,考虑到理想的验证环境,考虑到二者的具体差别。尤其是在网络的工作环境方面,其包含很多复杂的数据包,将会对最终的验证造成不利的影响。例如,我们在开展EPA芯片的验证工作中,可尝试使用OVM库类验证芯片的基本通信系统、功能,再利用FPGA的辅助验证,与时钟进行同步处理,从而选择合理的验证方式,针对数字集成电路完成比较全方位的验证,实现客观工作的较大进步。

4 关于数字集成电路FPGA验证的讨论

数字集成电路FPGA的验证工作,在很多方面都表现出了较高的复杂性和较强的技术性,现阶段的部分工作虽然得到了较大的进步,但也有一些问题,还没有进行充分的解决,这对将来的发展,会产生一定的威胁和不良影响。例如,FPGA基于查找表结构,有固定的设计约束和要求,以及定义明确的标准功能,而ASIC基于标准单元和宏单元,按照一般IC设计流程进行设计,并采用标准的工艺线进行流片,在设计时存在的选项以及需要考虑的问题往往比FPGA多很多,所以在将FPGA设计转化为ASIC设计时,需要考虑如何转化并了解这些转化可能带来的相关风险。

5 总结

本文对数字集成电路FPGA验证展开讨论,从目前的工作来看,FPGA在验证过程中,表现出的积极效果还是非常值得肯定的,各项工作均未出现恶性循环。今后,应在数字集成电路以及FPGA验证两方面,开展深入的研究,健全工作体系的同时,加强操作的简洁性。

参考文献

[1]陈玉洁,张春.基于EDA平台的数字集成电路快速成型系统的设计[J].实验技术与管理,2012,09:101-102+107.

[2]张娓娓,张月平,吕俊霞.常用数字集成电路的使用常识[J].河北能源职业技术学院学报,2012,03:65-68.

[3]吕晓春.数字集成电路设计理论研究[J]. 就业与保障,2012,12:32-33.

[4]伍思硕,唐贤健.数字集成电路的应用研究[J].电脑知识与技术,2014,19:4476-4477.

[5]闫露露,王容石子,尹继武.基于AT89C51的数字集成电路测试仪的设计[J].电子质量,2010,08:7-9.

作者简介

于维佳 (1982-),男,广西壮族自治区柳州市人。硕士学位。现为柳州铁道职业技术学院讲师。研究方向为智能检测与控制技术。

作者单位

1.柳州铁道职业技术学院 广西壮族自治区柳州市 545616

第4篇:数字集成电路设计范文

>> PNG硬件解码的加速设计 PNG的硬件解码加速设计 H.264解码器中CABAC硬件加速器的实现 MPEG-4的解码系统硬件电路设计 AVS视频编解码标准中预测编解码技术的硬件设计与实现 基于OR1200的AVS视频解码帧内亮度预测的硬件模块设计 H.264熵解码器CAVLC的硬件设计 AVS视频解码器中VLD模块的硬件设计 一种SoC架构的AVS硬件解码器设计方案 AVS视频解码器中运动矢量预测的硬件设计与实现 基于PT2262和PT2272编解码芯片的无线寻物系统发送部分硬件设计 基于FPGA的硬件加速器设计的研究与应用 播放器硬件解码的相关设置 让PNG格式图片变透明的简单方法 基于FPGA的软硬件协同仿真加速技术 软件路由器的硬件加速研究 都是浏览器硬件加速惹的祸 硬件创业加速器HAX的深圳速度 旋变位置解码系统的设计 绕开微软实现硬件“软”解码 常见问题解答 当前所在位置:l.

[3]李章晶,郑国勤.针对无线通信领域的图像压缩的研究\.计算机工程与设计,2006,27(23):4 471-4 474.

[4]Scott N puter Number Systems and Arithmetic\.New Jersey:Prentice Hall,Englewood Cliffs,1985.

[5]陶钧,王晖,张军,等.三维小波视频编码的可伸缩性研究\.小型微型计算机系统,2005,26(2):285-288.

[6]Kakadiaris C.A Convex Penalty Method for Optical Human Motion Tracking\.International Multimedia Conference\.New York:ACM,2003:1-10.

[7]Zhang Z M.Independent Motion Detection Directly from Compressed Surveillance Video\.International Multimedia Conference\.New York:ACM,2003.

[8]Peleg A,Weiser U.MMX Technology Extension to the Intel Architecture\.IEEE Micro.,1996,16(4):42-50.

[9]Deutch P,Gailly J -L,Adler M.GZip\.,2008.

作者简介

郑天翼 男,1983年出生,福建福州人,硕士研究生。主要从事数字信号处理与集成电路设计的研究。

第5篇:数字集成电路设计范文

创新实验是各个大学正在认真实施及探讨的一个重要课题,也是摆在教师和学生面前的一项首要任务,创新性实验的开发需要创新性的教学平台,几年来,我们根据电子专业的教学特点,将电子电路专业的实验同大学生创新创业实践项目、大学生挑战杯项目和毕业论文设计实践这一系列创新内容相结合[1],实现了从“传统教育模式”转型为“创新教育模式”[2-3].例如:设计PNP和NPN三极管电流分配关系演示实验仪,设计声光控传感器件性能的演示电路,设计可控硅导通特性演示电路,设计COMS集成电路特性演示电路等先进行电路的仿真实验,进而制作成有创意的演示教具,开发设计了一系列创新实验内容,既培养了学生的创新精神,又为实验教学奠定了一定基础.

2创新实验电路举例

几年来山西师范大学物信学院电子专业通过开放性多种实验训练方式,学生制作出有特色的多种创新电路及创新电路实验演示板,例如:图1是用数字集成电路制作的三极管电流分配关系演示仪,接通电源,该演示仪能模拟PNP和NPN三极管3个电极电流的流动Ie=Ib+Ic,使学生对三极管的结构、特性达到深刻的理解.图2是图1三极管电流分配关系演示仪图2单双向可控硅导通性能演示实验装置用数字集成电路设计制作的单双向可控硅导通性能演示实验装置[4-5].图3是单向可控硅导通性能模拟演示图,图4是双向可控硅导通性能模拟演示图,该演示装置如果将充电开关按下,电路左边的充电回路就有闪闪发光的充电电流在流动,如果将触发开关按下,右边回路里就有闪闪发光可控硅导通电流在流动,单向可控硅电流只能有一个方向导通电流,而双向可控硅可以有2种触发方式,控制2个方向导通电流在流动,模拟导通电流如图3~4所示,演示效果形象逼真,电路设计说服力强.图5是声光控特性原理设计框图,图6是声光控特性演示实验装置图,该实验装置可通过声光传感器将声光信号送给功放电路及可控硅导通电路分别将声光传感器的导通特性通过1组发光管进行形象演示,使学生对声光传感器件的特性加深了理解.图7是用多种数字集成块巧妙组合而成的CMOS门电路逻辑功能特性演示实验装置,该装置是对数字电路的综合应用,用译码器、数码管显示器、555时基电路、计数器以及多个控制开关组成的数字门电路特性演示器,它可将各种门电路的输出状态通过发光管亮暗的方式、数码管显示“0”“1”的方式、计数器输出端LED依次流动发光的方式,同时演示给学生,使学生对门电路的功能特性达到深刻的理解.图8、图9是学生制作的中学物理演示实验内容,图8将中学物理中二极管的单向导通、电容2个振动波的合成、声波信号的演示、电磁感应现象等中学物理实验电路用电子电路进行模拟演示,当有信号时电路右边的输出端接在二极管倍压整流电路的输入端,输出端接的是1组高亮发光管,显示感应电流的大小、方向等现象,显示方式生动活泼、形象逼真.图7CMOS门电路逻辑功能演示装置电路显示图10是仿真电路的创新设计,它将图7的CMOS门电路逻辑功能演示装置进行仿真演示,图8中学物理实验演示仪装置图9LED型倍压整流电路演示板从另一个方面演示了门电路逻辑功能特性,也是对实验电路的一种创新设计,可以将各种创新电路都可以进行计算机仿真演示,这里就不一一例举

3结束语

第6篇:数字集成电路设计范文

关键词:电子控制技术 学生评价 成长记录

中图分类号:G632 文献标识码:C DOI:10.3969/j.issn.1672-8181.2014.02.112

电子控制技术是运用电子电路实现控制功能的技术,广泛应用于工业、农业、医疗、军事、航天等各领域,已经 成为推动新的技术革命的一种重要技术,是一门走进了千家万户的技术,作为高中学生通用技术选修之一,其通识性是必然的,我校开设电子控制技术选修模块对培养学生的技术素养有着极其重要的作用,给学生提供一个创新实践的场所,整个授课过程以一个个小项目的形式进行推进,在上课的过程中对学生的学习过程进行合理的评价,当是我们首要任务之一。

通用技术课程的核心目标是提高学生的科学素养和创造能力,课程的特点是通识、常见、应用广泛。实现从“动手做”到“动脑做”;从技术制作到技术设计的飞跃。本着基本的思想理念设计电子控制技术模块学生成长记录卡片,主要由五张卡片构成:

①学生自然情况表。

②各个实验室小组学习评定表(408、406、410每个实验室各一张)。

③学生作品设计及整个学习情况评定表。

1 学生自然情况表格

主要是考虑能够综合了解学生的基本状况及联系方式,在学生离校以后能够对学生状况进行追踪调查。

[[学生自然状况表\&姓名\&\&性别\&\&一

片\&出生年月\&\&学校\&\&模块及班组\&\&联系方式\&QQ:\&电话:\&学习起止时间\&\&班级\&\&]]

2 对小组成员进行记录

由于学生在校时间较短,教师对学生不能很快就熟悉,以组为单位教师能够对小组有一个整体的把握,进而对比较突出的个人有一定的印象,再通过学生的自然情况表格中的照片进行识记,这样才能保证在很短的时间内教师对每一个学生有一定的了解,准确知道学生的学习状况,课堂表现,最终给学生一个合理的评价。包括组名,组长及小组的口号。

3 实验室小组

电子控制技术模块有三个实验室(410、408、406),每个实验室由不同的教师任课,学生小组确定以后就不再变化,学生到每个实验室,由不同的教师对学生在每个实验室的学习状况给出一个评价其中最终评价的组成:三个实验室的表现总分为60分,作品(项目)为40分,总计100分。

各个实验室小组学习评定表(408、406、410每个实验室一张)。

3.3 410室学生学习评定表

410室的主题是――探秘启航,在这个实验室当中学生将会知道电子控制系统的基本组成,并以电子控制系统为依托介绍各种元器件,名括各种传感器、二极管、三极管、逻辑门的集成芯片、继电器等等,通过连接检验电路测试传感器的灵敏度,以项目的形式设计简单实用电路,利用继电器驱动电机等等(如下评定表)。

[[电子控制技术模块410室学生学习评定表(20分)\&姓名\&\&组名\&\&任课教师\&\&上课时间\&\&评价项目\&评价分数\&课堂讨论(8分)\&\&小组团结协作(8分)\&\&解决实际问题能力(4分)\&\&本实验室分数\&\&]]

3.2 408室学生学习评定表(同评定表)

408室的主题是――智慧拼接,在这个实验室学生将主要学习逻辑电路的相关知识,学习利用Multisim电路模拟仿真软件设计简单的逻辑电路比如三人表决器、简易密码器、半加器等等,我们将根据学生的实际状况设计项目,学生主体教师主导,引导学生完成逻辑电路图、实际电路图的设计,最后利用套件搭建拼接完成整个项目。

3.1 406室学生学习评定表(同评定表)

406室的主题是――创意乐园,本实验室现在开设的是电子控制技术的拓展――单片机的应用,主要是以项目的形式向学生介绍单片机的简单应用,完成单片机控制流水灯的制作,包括电路焊接和程序调试。

4 作品及评定

对于学生完成的作品,需要作一个说明,名括作品的设计者的姓名,设计意图、小组成员的评价,任课教师的评价,其中教师评价包括技术评价和创新思想的评价紧扣通用技术课的核心目标,技术素养和创新意识。

[

[学生作品及整个学习情况评定表\&作品名称\&\&制作人\&\&组名\&\&设计意图\&\&制作分工\&\&作品评价(40分)\&小组成员自评\&\&任课教师作品评价\&符合设计要求(20分)\&\&美观实用性(10分)\&\&创新性(10分)\&\&综合其它各方作品最终评价\&\&各个实验室分数\&408+406+410+作品分\&任课教师评语\&\&]

]

把学生的所有信息即五张卡片装入每个学生的档案袋,以上就是笔者针对电子控制技术模块学生评价体系的设定,学校还在不断的发展和成熟的过程中,对于各个模块的学生评价体系还在不断的完善当中,期待会有更好的评价体系出现!

参考文献:

第7篇:数字集成电路设计范文

【关键词】逻辑设计;目标定位;教学内容;模式手段

一、逻辑设计课程目标与定位

1、课程目标

使学生具备本专业的高素质技术应用型人才所必需的电子电路逻辑设计基本知识和灵活应用常用数字集成电路实现逻辑功能的基本技能;为学生全面掌握电子设计技术和技能,提高综合素质,增强职业变化的适应能力和继续学习能力打下一定基础;通过项目的引导与实现,培养学生团结协作、敬业爱岗和吃苦耐劳的品德和良好职业道德观。本课程目标具体包括知识目标、能力目标和素质目标。

(1)知识目标:熟悉数字电子技术的基本概念、术语,熟悉逻辑代数基本定律和逻辑函数化简;掌握门电路及触发器的逻辑功能和外特性;掌握常用组合逻辑电路和时序电路的功能及分析方法,学会一般组合逻辑电路的设计方法(用SSI和MSI器件),学会同步计数器的设计方法;熟悉脉冲波形产生与变换电路的工作原理及其应用;了解A/D,D/A电路及半导体存储器、PLA器件的原理及其应用。

(2)能力目标:具有正确使用脉冲信号发生器、示波器等实验仪器的能力;具有查阅手册合理选用大、中、小规模数字集成电路组件的能力;具有用逻辑思维方法分析常用数字电路逻辑功能的能力;具有数字电路设计初步的能力。

(3)素质目标:培养学生学习数字电路的兴趣;培养学生团结合作的意识,培养学生自己查找资料能力。

2、课程定位

《逻辑设计》是计算机应用技术专业和电子信息类专业的一门重要硬件基础课,其理论性和实践性很强,尤其强调工程应用。是现代电子技术、计算机硬件电路、通信电路、信息与自动化技术的和集成电路设计的基础。在高速发展的电子产业中数字电路具有较简单又容易集成。通过本课程学习,熟悉小中大规模数字集成电路分析与应用,突出数字电子技术应用性,获得数字电子技术必要的基本理论基本知识和基本技能;了解数字电子技术的应用和发展概况,为后继课程及从事相关工程技术工作和科研与设计工作打下一定基础。《逻辑设计》在电子信息专业课程的地位,表现在其先导课程为《电工电子技术》,要求学生掌握由分立元器件组成的电子电路的识别与检测、与基本分析方法,掌握有关晶体管以及晶体管电路的分析方法等;其后续课程有《微机原理与接口技术》、《单片机技术应用》、《EDA技术应用》等。学习集成电路芯片在计算机及相关电子设备中的应用与作用。

二、逻辑设计课程教学内容

1、教学内容选取依据

(1)以培养高素质技能型人才为目标,教学内容选择与组织突出“以能力为本位,以职业实践为主线,以项目主体--任务贯穿”为总体设计要求,在内容的选取上,首先立足于打好基础。在确保基本概念、基本原理和基本教学方法的前提下,简化集成电路内部结构和工作原理的讲述,减少小规模集成电路的内容,尽可能多地介绍中大规模集成电路及其应用。以能力培养为主线,以应用为目的,突出思路与方法阐述,力求反映当今数字电子技术的新发展。

(2)在教材内容编排上精心组合,深入浅出,做到概念清晰,逻辑设计思想严谨。教学实施中注重重点突出,层次分明,相互衔接,逻辑性强,以利于教学做一体化的整合。在讲义上力求简洁流畅,通俗易懂,便于学生自学。

(3)以实训项目为载体,采取任务驱动教学做一体化的实施,体现理论指导实践,实践深化理论的素质养成目的。

(4)依据各学习项目的内容总量以及在该门课程中的地位分配各学习项目的课时数。

(5)知识学习程度用语主要使用“了解”、“理解”、“能”或“会”等用来表述。“了解”用于表述事实性知识的学习程度,“理解”用于表述原理性知识的学习程度,“能”或“会”用于表述技能的学习程度。

2、教学具体内容安排

表决器电路设计与制作,抢答器电路设计与制作,同步计数器电路设计与制作,方波发生器电路设计与制作,数字钟电路设计与制作。

三、逻辑设计课程教学模式与手段

1、教材编写

教材编写体现项目课程的特色与设计思想,教材内容体现先进性、实用性,典型产品的选取科学,体现地区产业特点,具有可操作性。呈现方式图文并茂,文字表述规范、正确、科学。

2、教学模式

采取项目教学,以工作任务为出发点来激发学生的学习兴趣,教学过程中要注重创设教育情境,采取“教学做”一体化的教学模式,将知识、能力、素质的培养紧密结合,进一步加强职业教育教学改革研究,优化完善我校应用型人才培养体系。

3、教学方法

从教学手段、教案设计、教学思路、语言表述、教学资源等方面着手,对如何在课堂教学中提高学生的学习主动性和兴趣开展教研。教学过程有进行项目引导,任务贯穿,“提出问题”、“引导思考”、“假设结论”、“探索求证”,把握课程的进度,活跃课堂气氛,使大多数学生能够获得尽可能大的收获。采用“发现法”教学方式,使学生建立科学的思维方法与创新意识。学习内容的掌握依赖于学习者的实践,课程组加强了对教师教学及学生学习过程的管理;为使学生理解和有效掌握课程内容,在坚持课外习题练习、辅导答疑等教学环节的基础上,增加随堂练习、单元测验等即时性练习环节,督促学生复习和掌握已学知识点。

4、教学手段

充分利用挂图、投影、多媒体等现代化手段,发挥网络突破空间距离限制的优势,让学生能够最大限度的利用学习资源,自主地学习和提高,弥补课堂上未能及时消化吸收的部分内容。教学过程中相应教学班成立课程提高学习小组,任课教师课外指导该小组进行拓展学习及课外科技活动指导,达到因材施教的目的;一方面教师指导有兴趣能力强的学生进行课外学习,特别是对数字系统设计知识的答疑指导,为能力强的学生提供发展空间,解决因课时数限制而无法在课堂上深入讲授特定工程应用专题的矛盾。也加强了教师与学生的互动,教师可以第一手了解学生对教学过程的反馈,改进教学方法,利用学习好的学生带动整个班级的学习,促进良好班风学风的形成。探讨当前教学环境下,培养学生课外学习能力的新模式。

5、课程资源的开发与利用

整理并开发具有职教特色的自编教材,编写学生实训指导用书,引导学生查阅网络资源,要注重利用仿真软件的辅助设计功用。

参考文献

第8篇:数字集成电路设计范文

关键词:集成电路EDA 课程改革 教学内容

中图分类号:G642.0 文献标识码: A 文章编号:1672-1578(2013)10-0029-01

1 引言

高职教育的目的是使学生获得从事某个职业所需的实际技能和知识,具备进入岗位所需的能力与资格,并且应当具备良好的职业道德和熟练的职业技能,走上职业岗位之后能够胜任岗位,并有后续发展能力。然而,鉴于多方面因素,高职教育的教学质量不断下降,高职学生职业能力的欠缺直接影响了就业。因此,高职院校必须进行课程改革,构建符合高职教育规律、适应高职课程的教学模式。下面,笔者就简单谈谈我院集成电路EDA课程改革的情况。

2 课程定位

集成电路EDA技术是集成电路及电子系统设计的综合技术,是现代科技创新和IC产业发展的关键技术。该课程作为高等职业院校微电子专业的一门重要的主干专业课程,紧扣专业理论和生产实践需求,具有较强的岗位实践操作技能,是电子类专业毕业生必须具备的专业技能之一;而且该课程能贯穿整个专业教学环节,掌握本课程能使学生更好地学习掌握其他专业课程。

3 课程设计理念

按照“基于工作过程”的课程开发体系进行课改,重视职业技能的训练,充分体现以应用型技术人才为培养目标;形成以行业需求为导向,以职业实践为主线,“教、学、做一体化”的专业课程体系;构建工学结合的高职课程开发模式,落实“强化实践、重在应用”,着重 “职业能力” 培养的指导思想。通过典型的实践项目课题,多样化的教学方法,形成实践教学和工作过程一体化、课堂与生产线一体化、实践教学与培养岗位能力一体化,激发学生的学习兴趣,引导学生将学到的知识应用于实践中,加强课程知识点的连接,充分体现EDA技术在电子电路实际设计中的应用,使课程教学真正体现实践性、应用性。

4 改革目标

目前,集成电路EDA设计工具主要市场份额为美国的Cadence、Synopsys和Mentor等少数企业所垄断。我院该课程采用的是Tanner Pro 软件,在教学过程中,以职业实践为主线,通过课程改革,逐步实现“教、学、做一体化”的专业课程体系。通过对实用电路的设计,激发学生学习先进的电子电路设计技术的兴趣,使学生掌握集成电路设计和布局图设计的基本方法,了解IC组件库的电路模型、符号模型的设计方法;能熟练创建电路文件、版图文件,生成网表文件,进行电路仿真模拟,并熟悉电路与版图对比方法;养成按规范进行集成电路设计与应用,并按照企业规范设计版图的职业素养;培养了学生使用现代先进设计工具的能力和团队沟通能力,为以后工作打下一定的基础。

5 教学内容

随着IC 技术的发展,对集成电路EDA课程教学内容提出了更高的要求。这次为适应科学技术的发展以及对人才培养的要求,我们走访企业、征求用人单位意见,特别聘请企业专家进行技术指导,结合专业培养目标和就业岗位群,我们对EDA课程的教学进行了修订,教学内容进行了调整和充实。

为加强对学生实践能力、创新能力和工程实践能力的培养,将EDA技术理论和实训课单独开设,促进了对学生实际动手能力和分析、设计能力的培养。为了培养学生的创新能力,我们加重了设计性实验、综合实验的分量,加强各种实践环节,使学生通过理论课程的学习和实训课程的实践,基本掌握EDA技术,再通过相应的课程设计将理论用于实践,将理论与设计融为一体,使学生在毕业设计中,既能提高运用所学知识进行设计的能力,又能在这一过程中体会到理论设计与实际实现中的距离,锻炼了学生分析问题、解决问题能力。

6 课程改革中的重点、难点及解决办法

课改的重点:“基于工作过程”的项目式课程开发

难点:项目式教学内容的确定,教材、教学设备的准备,学生对实际生产环境和生产过程的体验和学习,工程实际应用的系统设计。

解决方法:(1)采用全新的教学理念和教学方式,以“必须”“够用”的原则组织教学内容,将教学与EDA工程技术有机结合,设计由浅入深的实验项目,以实现良好的教学效果。(2)根据课程实践性强的特点,加强实验室建设,提倡学生进行自主教学活动。(3)多方面综合考虑,全面优化教学效果。(4)加强校企合作,提高授课教师的理论水平和工程实践能力,让学生进入企业进行生产实习,将教学、实验和科研紧密结合。

7 教学方法与手段

EDA技术涉及面广、实践性强,对教师和学生的要求较高。在EDA技术教学方法上,我们改变了过去以教师为中心、以课堂讲授为主、以传授知识为基本目的的传统教学模式。采用教师讲授与学生实践相结合,理论知识与现实工程问题相结合的灵活的教学方式,留给学生充分的思考和实践时间,鼓励学生勤于思考,把握问题实质,不断提高自己解决实际问题的能力。把“教、学、做”一体化,体现到实处。

讲课时突出重点、难点,注重知识点重组。教学中引入大量的EDA实际例题,重视培养学生的运用知识,解决实际问题的能力,充分调动了学生的学习积极性。

实践表明,采用多元化的教学方法可以取得较好的效果。多元化教学方法包括:(1)交互讨论教学法;(2)目标驱动教学法;(3)开放式自主实践;(4)课外兴趣小组;(5) 鼓励学生参与大学生创新活动。

在课堂教学中,让学生多实践,多动脑、勤思考,才能发挥他们的学习主动性,起到良好的教学效果。

8 结语

通过课程改革,改变了常规的教学模式,以学生为主,教师为辅,再结合多种教学方式,以激发学生的学习兴趣,提高学生的学习能动性,并且重视学生的理论与实践的结合能力,使学生深切感受到学有所用,大大提高了集成电路EDA课程的教学效果。

参考文献:

第9篇:数字集成电路设计范文

关键词:EDA;数字电路课程设计;多功能数字钟

1.EDA技术[1]

EDA技术即电子设计自动化技术,英文全称Electronic Design Automation,它是以功能强大的计算机为工具,在EDA软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动完成逻辑编译、简化、分割、综合、布局布线及逻辑优化、仿真测试的电子产品自动化设计过程。

利用EDA技术进行电子系统的设计,具有以下几个特点:

(1)用软件的方式设计硬件,且用软件的方式设计的系统到硬件系统的转换是由相关的开发软件自动完成的;

(2)设计过程可用相关软件进行各种仿真;

(3)系统可现场编程,在线升级;

(4)整个系统可以集成在一个芯片上,具有体积小、功耗低及可靠性高的特点。

2.用EDA技术改进数字电路课程设计的必要性

数字电路课程设计是建立在数字电子技术基础上的一门综合实践性课程[2],有利于培养学生的系统综合能力和创新能力,对提高办学档次,满足社会对高素质人才的需求,培养学生对未来社会的适应能力都是受益匪浅的。通过这一课程的学习,学生能够熟练地利用EDA技术掌握较复杂数字系统的设计方法,进一步增强学生分析问题、解决问题的能力,充分挖崛和激发学生的创新潜能。

目前在数字电路实践教学中,大部分学校仍然采用中小规模的集成电路来实现设计功能,当设计的系统比较复杂,需要多个集成芯片和大量连线时,就增加了设计电路板的难度和故障调试难度,延长了设计周期,降低了学生的学习兴趣;同时,常用中小规模集成芯片的大量重复使用也大大增加了设计成本;因此,在数字电路课程设计中引入EDA技术,采用当前国际先进的设计方法和理念,改革传统的课程设计方法,已经成为一种趋势[3]。用中小规模集成电路设计的数字系统存在以上诸多缺点,而运用EDA技术、可编程逻辑器件设计数字系统就成为行之有效的方法。这种设计方法从系统总体要求出发,自上而下地将设计细化,将功能具体化、模块化;直到最低层的模块适合用硬件描述语言或原理图描述为止,最后形成数字系统的顶层文件;再经EDA软件的自动处理而完成设计。

QuartusII是Altera公司的第四代EDA开发软件,此软件提供了一种与结构无关的全集成化环境,将设计、综合、布局和布线、系统的验证都整合到一个无缝的环境中,使设计者能方便地对Altera公司的PLD系列产品进行设计输入、快速处理和器件编程。是应用广泛的EDA开发软件之一。CPLD/FPGA通称为可编程逻辑器件,其中FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程逻辑器件的基础上进一步发展的产物。目前,QuartusII开发软件和CPLD/FPGA器件作为EDA开发工具被越来越广泛的应用到大型数字系统的设计中。

3. EDA技术在数字电路课程设计中的应用

多功能数字电子钟的设计是数字电路设计中的一个典型应用,用中小规模集成电路实现时,用到的器件较多,连线比较复杂,可靠性差。下面就以基于ALTERA公司的FPGA器件CycloneII240C8芯片和QuartusII9.0EDA开发系统进行多功能数字钟的设计为例来介绍数字电路系统的一般设计方法。运用此种方法进行课程设计时,需要先掌握QuartusII软件开发环境的使用和硬件描述语言VHDL语言的编程,掌握相关CPLD/FPGA实验开发系统的使用。

(一)数字钟的设计要求

(1)具有时,分,秒计数显示功能,以24小时循环计时,由6个7段共阴极数码管显示;

(2)能够通过手动按键实现清零和调节小时、分钟功能;

(3)具有整点报时功能,当时钟计数为59’51”、59’53”、59’55”、59’57”时,扬声器发出频率为1024Hz的声音,在59’59”即到整点时,扬声器发出最后一声整点报时,频率为4096Hz。

(4)用VHDL语言来完成上述电路功能的软件设计和软件仿真,仿真结果正确后,在实验系统上进行由硬件电路的下载和调试。

(二)数字钟的设计方案

多功能数字钟电路的系统结构框图如图1所示,由系统时钟、控制电路、秒计数器、分计数器、小时计数器、译码器、显示器和扬声器组成;控制电路负责控制计数器计时、校时和扬声器报时,译码器将各计数器输出的BCD码计数值转换成七段码送到显示器,显示器显示时、分、秒计时结果。

介于所使用的实验系统中有现成的译码器和显示器部分硬件电路,故只对图1所示控制电路和时、分、秒计数器模块进行软件设计,由VHDL语言编写源代码来实现。

(三)数字钟的实现

在设计过程中采用层次化设计方法进行设计,编写源程序,为了简化设计把控制计时和调时部分功能放到计数模块中,报时部分专门用一个模块,故将数字钟的实现分成秒、分、时三个计数模块和一个报时模块构成,报时模块同时完成对报时输入信号的分频。

通过系统分析论证后,在QuartusII9.0环境下,用VHDL硬件编程语言编写数字钟的报时模块、秒计数模块、分计数模块和时计数模块源代码,即分别对应alert.vhd、second.vhd、minute.vhd、hour.vhd文本文件,对这四个模块分别进行编译、综合和仿真测试无误后,生成这四个模块的符号图,最后通过原理图连接的方式把以上各模块生成的图形符号连在一起形成顶层的原理图,实现多功能的数字钟。下面给出通过原理图的形式所设计的顶层原理图如图2所示,顶层设计文件为clock.bdf,顶层实体图如图3所示,当然也可以通过元件例化语句来生成顶层实体。

(四)功能仿真与下载

以上各个模块设计好以后,都可以利用软件进行仿真,得到正确的功能仿真结果后,在顶层的设计中调用各功能模块,完成顶层原理图或实体的设计,最后针对顶层的实体再进行功能仿真,仿真结果如图4所示,从仿真结果的部分截图中可以得到该数字钟能够实现正常计时的功能。

仿真正确后,选定好所选用的实验系统的配置芯片,锁定引脚,完成引脚配置,重新进行编译综合后,即可生成下载文件clock.sof,将此文件下载到选定的目标芯片,接上器件,完成整个系统的设计。经过在杭州康芯电子有限公司生产的GW48EDA/SOPC实验开发系统下载验证,该设计完全符合数字钟的功能要求。

4.结束语

通过将EDA技术应用于数字电路课程设计提升了学生对数字电路的认识,在设计过程中可以预先进行仿真,仿真有误可以修改设计,在这个过程中不必搭接电路,做到有错就随时修改,不用担心设计实验失败的风险。通过EDA技术不仅可以很好地锻炼学生的综合设计开发能力和动手能力,从而激发他们的学习兴趣,还可以大大节约数字电路课程设计实验的成本,提高设计效率,培养了他们解决问题的综合能力,因此,使用EDA技术必将是数字电路实践课程改革的新动向。

参考文献

[1] 潘松,黄继业. EDA技术实用教程.北京:科学出版社,2010.